##################################################################### ## ## Fichero: ## lab5.ucf 15/7/2015 ## ## (c) J.M. Mendias ## Diseño Automático de Sistemas ## Facultad de Informática. Universidad Complutense de Madrid ## ## Propósito: ## Configuración del laboratorio 5 ## ## Notas de diseño: ## ##################################################################### # # Reloj del sistema: CLKB a 50 MHz # NET osc LOC=P8; NET osc TNM_NET = osc; TIMESPEC TSosc=PERIOD osc 20 ns HIGH 50%; # # Reset del sistema: PB-izq de la XSA-3S Board # NET rstPb_n LOC=E11; # PB-izq # # Localización del conector RS-232 de la XStend Board # NET RxD LOC=G5; NET TxD LOC=J2; # # Localización del array de switches de la XStend Board # NET TxEnable_n LOC=F15; # DIPSW-8 # # Localización del display 7-segmentos de la XSA-3S Board # NET upSegs<7> LOC=N11; # LED-DP NET upSegs<6> LOC=R10; # LED-A NET upSegs<5> LOC=P10; # LED-B NET upSegs<4> LOC=M11; # LED-C NET upSegs<3> LOC=M6; # LED-D NET upSegs<2> LOC=N6; # LED-E NET upSegs<1> LOC=T7; # LED-F NET upSegs<0> LOC=R7; # LED-G # # Localización del display 7-segmentos izquierdo de la XStend Board # NET leftSegs<7> LOC=N15; # LED1-DP NET leftSegs<6> LOC=H14; # LED1-A NET leftSegs<5> LOC=M4; # LED1-B NET leftSegs<4> LOC=P1; # LED1-C NET leftSegs<3> LOC=N3; # LED1-D NET leftSegs<2> LOC=M15; # LED1-E NET leftSegs<1> LOC=H13; # LED1-F NET leftSegs<0> LOC=G16; # LED1-G # # Localización del display 7-segmentos derecho de la XStend Board # NET rightSegs<7> LOC=H4; # LED2-DP NET rightSegs<6> LOC=E2; # LED2-A NET rightSegs<5> LOC=E1; # LED2-B NET rightSegs<4> LOC=F3; # LED2-C NET rightSegs<3> LOC=F2; # LED2-D NET rightSegs<2> LOC=G4; # LED2-E NET rightSegs<1> LOC=G3; # LED2-F NET rightSegs<0> LOC=G1; # LED2-G